SN74LVC573ADW, Защелка, LVC Family, Прозрачная D Типа, С Тремя Состояниями Неинвертирующий, 6.9 нс, 24 мА, SOIC

PartNumber: SN74LVC573ADW
Ном. номер: 8074886052
Производитель: Texas Instruments
SN74LVC573ADW, Защелка, LVC Family ...
Доступно на заказ 639 шт. Отгрузка со склада в Москве 6 недель.
77 × = 77
от 10 шт. — 60 руб.
от 100 шт. — 37 руб.


The SN74LVC573ADW is an octal transparent D Latch with 3-state outputs. It is designed for 1.65 to 3.6V VCC operation. It is specifically for driving highly capacitive or relatively low-impedance loads. It is particularly suitable for implementing buffer registers, input/output (I/O) ports, bidirectional bus drivers and working registers. While the LE input is high, the Q outputs follow the data (D) inputs. When LE is taken low, the Q outputs are latched at the logic levels at the D inputs. A buffered OE\ input can be used to place the eight outputs in either a normal logic state (high or low logic levels) or the high-impedance state. In the high-impedance state, the outputs neither load nor drive the bus lines significantly. The highimpedance state and increased drive provide the capability to drive bus lines without interface or pullup components. OE\ does not affect the internal operations of the latches.

• Support mixed-mode signal operation on all ports
• Ioff Supports live insertion, partial power down mode and back drive protection
• Latch-up performance exceeds 250mA per JESD 17
• Green product and no Sb/Br

Полупроводники - Микросхемы\Логические\Триггеры-защелки
Код: 1236397

Технические параметры

Тип Защелки
Прозрачная D Типа
Тип Выхода Микросхемы
С Тремя Состояниями Неинвертирующий
Задержка Распространения
Выходной Ток
Стиль Корпуса Микросхемы Логики
Количество Выводов
Минимальное Напряжение Питания
Максимальное Напряжение Питания
Количество Бит
Минимальная Рабочая Температура
Максимальная Рабочая Температура
Уровень Чувствительности к Влажности (MSL)
MSL 1 - Безлимитный

Дополнительная информация

Datasheet SN74LVC573ADW