EP2C8T144I8N Микросхема ПЛИС

EP2C8T144I8N Микросхема ПЛИС
Изображения служат только для ознакомления,
см. техническую документацию
7 020 руб.
Мин. кол-во для заказа 2 шт.
от 10 шт.6 320 руб.
Добавить в корзину 2 шт. на сумму 14 040 руб.
Номенклатурный номер: 8029137628
Артикул: EP2C8T144I8N
Бренд: Altera

Описание

Следуя чрезвычайно успешному семейству устройств Cyclone® первого поколения, FPGA Altera® CycloneII расширяют диапазон плотности недорогих FPGA до 68 416 логических элементов (LE) и обеспечивают до 622 используемых выводов ввода-вывода и до 1.1 Мбит встроенной памяти. FPGA Cyclone II производятся на 300-мм пластинах с использованием 90-нм процесса изготовления диэлектриков low-k, что обеспечивает быструю доступность и низкую стоимость. Минимизируя площадь кремния, устройства Cyclone II могут поддерживать сложные цифровые системы на одном кристалле по цене, которая конкурирует со стоимостью ASIC. В отличие от других поставщиков FPGA, которые жертвуют энергопотреблением и производительностью ради низкой стоимости, последнее поколение недорогих FPGA Altera — FPGA Cyclone II — обеспечивает на 60 % более высокую производительность и вдвое меньшее энергопотребление, чем конкурирующие 90-нм FPGA. Низкая стоимость и оптимизированный набор функций FPGA CycloneII делают их идеальными решениями для широкого спектра автомобильных, потребительских, коммуникационных, видеообработок, испытаний и измерений, а также других решений для конечного рынка. На сайте www.altera.com доступны эталонные конструкции, системные схемы и IP-адреса, которые помогут вам быстро разработать комплексные решения для конечного рынка с использованием FPGA CycloneII. Недорогие решения для встроенной обработки Устройства Cyclone II поддерживают встроенный процессор Nios II, который позволяет реализовать встроенные решения для обработки, адаптированные под нужды заказчика. Устройства Cyclone II также могут расширять набор периферийных устройств, память, ввод-вывод или производительность встроенных процессоров. Один или несколько встроенных процессоров Nios II можно объединить в устройство Cyclone II, чтобы обеспечить дополнительную мощность совместной обработки или даже заменить существующие встроенные процессоры в вашей системе. Совместное использование Cyclone II и Nios II позволяет создавать недорогие и высокопроизводительные встроенные решения для обработки, которые позволяют вам продлить жизненный цикл вашего продукта и сократить время выхода на рынок по сравнению со стандартными решениями для продуктов. Недорогие решения DSP Используйте FPGA Cyclone II отдельно или в качестве сопроцессоров DSP для улучшения соотношения цены и производительности в приложениях цифровой обработки сигналов (DSP). Вы можете реализовать высокопроизводительные и недорогие системы цифровой обработки сигналов со следующими функциями Cyclone II и поддержкой дизайна:
- До 150 умножителей 18 × 18
- До 1.1 Мбит встроенной памяти
- Высокоскоростные интерфейсы для внешней памяти
- Ядра интеллектуальной собственности (IP) DSP. Интерфейс DSP Builder для среды проектирования Mathworks Simulink и Matlab. Комплект разработки DSP, Cyclone II Edition.
Устройства Cyclone II включают мощный набор функций FPGA, оптимизированный для недорогих приложений, включая широкий диапазон плотности памяти и памяти., встроенный множитель и параметры упаковки. Устройства Cyclone II поддерживают широкий спектр распространенных интерфейсов внешней памяти и протоколов ввода-вывода, необходимых в недорогих приложениях. Параметрируемые IP-ядра от Altera и партнеров делают использование интерфейсов и протоколов Cyclone II быстрым и простым.

Семейство устройств Cyclone II обладает следующими характеристиками:
- Архитектура высокой плотности с количеством логических элементов от 4608 до 68416
● Встроенные блоки памяти M4K
● До 1.1 Мбит доступной оперативной памяти без уменьшения доступной логики
● 4096 бит памяти на блок (4608 бит на блок, включая 512 биты четности)
● Переменные конфигурации портов ×1, ×2, ×4, ×8, ×9, ×16, ×18, ×32 и ×36.
● Настоящий двухпортовый порт (один для чтения и один для записи, два чтения, или две записи) для режимов ×1, ×2, ×4, ×8, ×9, ×16 и ×18.
● Байт позволяет маскировать ввод данных во время записи.
● Работа на частоте до 260 МГц.

- Встроенные умножители.
● До 150 умножителей 18 × 18 бит, каждый из которых можно сконфигурировать как два независимых умножителя 9 × 9 бит с производительностью до 250 МГц.
● Дополнительные входные и выходные регистры.

- Поддержка расширенного ввода-вывода.
● Поддержка стандарта высокоскоростного дифференциального ввода-вывода., включая LVDS, RSDS, mini-LVDS, LVPECL, дифференциальный HSTL и дифференциальный SSTL.
● Поддержка стандартов несимметричного ввода-вывода, включая 2.5 В и 1.8 В, SSTL класса I и II, 1.8 В и 1.5 В. HSTL класса I и II, 3.3 В PCI и PCI-X 1.0, 3.3, 2.5, 1.8 и 1.5 В LVCMOS, а также 3.3, 2.5 и 1.8 В LVTTL.
● Специальная группа по межсоединению периферийных компонентов. (PCI SIG) Спецификация локальной шины PCI, соответствие версии 3.0 для работы при напряжении 3.3 В при частоте 33 или 66 МГц для 32- или 64-разрядных интерфейсов.
● PCI Express с внешним TI PHY и функцией Altera PCI Express ×1 Megacore®.
● 133 -МГц Совместимость со спецификацией PCI-X 1.0.
● Поддержка высокоскоростной внешней памяти, включая DDR, DDR2 и SDR SDRAM, а также QDRII SRAM, поддерживаемая добавлением функций Altera IP MegaCore для простоты использования.
● Три выделенных регистра на каждый элемент ввода-вывода ( IOE): один входной регистр, один выходной регистр и один регистр разрешения вывода.
● Программируемая функция удержания шины.
● Программируемая функция мощности выходного сигнала.
● Программируемые задержки между выводом и IOE или логическим массивом.
● Группировка банков ввода-вывода для уникального VCCIO. и/или настройки банка VREF.
● Поддержка стандарта ввода-вывода MultiVolt™ для интерфейсов 1.5, 1.8, 2.5 и 3.3.
● Поддержка операций горячего подключения.
● Трехсостояние со слабым подтягиванием контактов ввода-вывода перед и/или VREF. во время настройки
● Программируемые выходы с открытым стоком
● Поддержка последовательной встроенной терминационной нагрузки.

- Гибкая схема управления тактовой частотой
● Иерархическая сеть тактовой частоты для производительности до 402.5 МГц
● До четырех ФАПЧ на устройство обеспечивают умножение и деление тактовой частоты, фазовый сдвиг, программируемый рабочий цикл и внешние тактовые выходы, что позволяет управлять тактовой частотой на системном уровне и контролировать перекосы
● До 16 глобальных линий тактовой частоты в глобальной тактовой сети, которые управляются по всему устройству.

- Конфигурация устройства.
● Быстрая последовательная конфигурация обеспечивает время настройки менее 100 мс.
● Функция декомпрессии позволяет уменьшить размер хранилища программных файлов и сократить время настройки.
● Поддерживает несколько режимов конфигурации.: активная последовательная, пассивная последовательная конфигурация и конфигурация на основе JTAG.
● Поддерживает настройку с помощью недорогих устройств последовательной конфигурации.
● Конфигурация устройства поддерживает несколько напряжений (3.3, 2.5 или 1.8 В).

Семейство Cyclone II предлагает устройства с функцией Fast-On, которая обеспечивает более быстрое время перезагрузки при включении (POR). Устройства, поддерживающие функцию Fast-On, обозначаются буквой «А» в коде заказа устройства. Например, EP2C5A, EP2C8A, EP2C15A и EP2C20A. EP2C5A доступен только в автомобильном скоростном классе. EP2C8A и EP2C20A доступны только в промышленном скоростном исполнении. EP2C15A доступен только с функцией Fast-On и доступен как в коммерческом, так и в промышленном исполнении. Устройства Cyclone II «A» по набору функций и функциональности идентичны устройствам, не относящимся к категории A, за исключением поддержки более быстрого времени POR.

Технические параметры

Automotive No
Copy Protection No
Device Logic Units 8256
Device Number of DLLs/PLLs 2
Differential I/O Standards LVDS|PCI-X
ECCN (US) 3A991b.2.a.
Embedded Memory (Kbit) 162
EU RoHS Compliant
External Memory Interface DDR SDRAM|QDR II+SRAM
Family Name Cyclone® II
I/O Voltage (V) 1.5|1.8|2.5|3.3
In-System Programmability Yes
Lead Shape Gull-wing
Logic Elements 8256
Maximum I/O Performance 640Mbps
Maximum Operating Supply Voltage (V) 1.25
Maximum Operating Temperature (°C) 100
Minimum Operating Supply Voltage (V) 1.15
Minimum Operating Temperature (°C) -40
Mounting Surface Mount
Number of Global Clocks 8
Number of I/O Banks 4
Number of Multipliers 18(18x18)
Operating Supply Voltage (V) 1.2
Opr. Frequency (MHz) 402.58
Packaging Tray
Part Status NRND
PCB changed 144
Pin Count 144
PPAP No
Process Technology 90nm
Program Memory Type SRAM
Programmability No
Provider Name Altera/Freescale/CAST, Inc/MorethanIP/PLDA
Reprogrammability Support No
Shift Registers Utilize Memory
Single-Ended I/O Standards LVDS|PCI-X
Speed Grade 8
Standard Package Name QFP
Supplier Package TQFP
Supplier Temperature Grade Industrial
Total Number of Block RAM 36
Tradename Cyclone
User I/Os 85
Вес, г 3.717

Техническая документация

Datasheet
pdf, 20420 КБ

Дополнительная информация

Калькуляторы группы «Микросхемы программируемой логики»
Типы корпусов импортных микросхем