XC2C512-10FGG324C Микросхема ПЛИС

10 шт., срок 6 недель
Бесплатная доставка 5Post, СДЭК и Я.Доставка
66 300 руб.
от 5 шт.59 670 руб.
Добавить в корзину 1 шт. на сумму 66 300 руб.
Номенклатурный номер: 8029448029
Артикул: XC2C512-10FGG324C
Бренд: Xilinx

Описание

Устройство CoolRunner-II с 512 макроэлементами предназначено как для высокопроизводительных, так и для маломощных приложений. Это обеспечивает экономию энергии для высококачественного коммуникационного оборудования и высокую скорость для устройств с батарейным питанием. Благодаря низкому энергопотреблению в режиме ожидания и динамической работе повышается общая надежность системы. Это устройство состоит из тридцати двух функциональных блоков, соединенных между собой с помощью усовершенствованной матрицы межсоединений (AIM) с низким энергопотреблением. AIM подает 40 истинных и дополнительных входных данных в каждый функциональный блок. Функциональные блоки состоят из PLA размером 40 на 56 PLA и 16 макроячеек, которые содержат множество битов конфигурации, которые позволяют использовать комбинационные или зарегистрированные режимы работы. Кроме того, эти регистры можно глобально сбросить или предварительно настроить и настроить как D- или T-триггер или как D-триггер. Существует также несколько тактовых сигналов, как глобальных, так и локальных типов терминов продукта, настроенных для каждой макроячейки. Конфигурации выходных контактов включают ограничение скорости нарастания, удержание шины, подтягивание, открытый сток и программируемые заземления. Вход триггера Шмитта доступен для каждого входного контакта. Помимо хранения выходных состояний макроячейки, регистры макроячейки могут быть сконфигурированы как регистры «прямого ввода» для хранения сигналов непосредственно с входных контактов. Тактирование доступно на глобальном уровне или на основе функционального блока. Три глобальных тактовых сигнала доступны для всех функциональных блоков в качестве источника синхронных часов. Регистры макроячеек можно индивидуально настроить для включения питания в нулевое или односостояние. Также доступна глобальная линия управления установкой/сбросом для асинхронной установки или сброса выбранных регистров во время работы. Дополнительные локальные тактовые сигналы, сигналы разрешения синхронной синхронизации, асинхронной установки/сброса и разрешения вывода могут быть сформированы с использованием терминов продукта для каждой макроячейки или функционального блока. Функция триггера DualEDGE также доступна для каждой макроячейки. Эта функция обеспечивает высокопроизводительную синхронную работу на основе более низкой тактовой частоты, что помогает снизить общее энергопотребление устройства. Также была включена схема для разделения одной глобальной тактовой частоты с внешним питанием (GCK2) на восемь различных вариантов. Это дает разделение на четные и нечетные тактовые частоты. Использование деления тактовой частоты (деление на 2) и триггера DualEDGE дает результирующую функцию CoolCLOCK. DataGATE — это метод выборочного отключения входов CPLD, которые не представляют интереса в определенные моменты времени.

Особенности
- Оптимизирован для систем с напряжением 1.8 В. Задержка между выводами составляет всего 7.1 нс. Ток покоя всего 14 мкА. от 1.5 В до 3.3 В
- Доступно несколько вариантов корпуса: 208-контактный PQFP с 173 пользовательскими входами/выходами; 256-контактный BGA FT (1.0 мм) с 212 пользовательскими входами/выходами; 324-контактный FG (1.0 мм) BGA с 270 контактами. Пользовательский ввод/вывод — для всех корпусов доступен бессвинцовый интерфейс.
- Расширенные системные функции. Самое быстрое системное программирование. 1.8 В ISP с использованием интерфейса IEEE 1532 (JTAG). - Непревзойденное управление низким энергопотреблением. · DataGATE обеспечивает управление сигналами. - Четыре отдельных банка ввода-вывода. - Генерация терминов продукта RealDigital 100% CMOS. - Гибкие режимы синхронизации. · Дополнительные триггерные регистры DualEDGE. 12.14.16) · CoolCLOCK – варианты глобального сигнала с управлением макроячейкой · Несколько глобальных часов с выбором фазы для каждой макроячейки · Возможность использования нескольких глобальных выходов · Глобальная установка/сброс – Расширенная безопасность конструкции – Архитектура PLA · Превосходное сохранение распиновки · 100% срок службы продукта Возможность маршрутизации между функциональными блоками. Вариант выхода с открытым стоком для проводного ИЛИ и светодиодного привода. Дополнительное удержание шины, 3 состояния или слабое подтягивание на выбранных выводах ввода-вывода. Дополнительные настраиваемые заземления на неиспользуемых входах и выходах. Смешанные напряжения ввода-вывода. совместимость с логическими уровнями 1.5 В, 1.8 В, 2.5 В и 3.3 В. · Совместимость входов/выходов SSTL2-1, SSTL3-1 и HSTL-1. Возможность горячей замены. Описание архитектуры см. в техническом описании семейства CoolRunner™-II.

Технические параметры

Вес, г 2

Дополнительная информация

Калькуляторы группы «Микросхемы программируемой логики»
Типы корпусов импортных микросхем

Сроки доставки

Выберите регион, чтобы увидеть способы получения товара.